Altera日前發(fā)布一款采用Stratix II的數(shù)字信號(hào)處理(DSP)開(kāi)發(fā)套件,其DSP套件開(kāi)發(fā)板采用了Stratix II EP2S180 FPGA,據(jù)稱擁有的DSP資源比同級(jí)FPGA多出4倍,是設(shè)計(jì)人員開(kāi)發(fā)采用高性能FPGA DSP應(yīng)用架構(gòu)和ASIC以及結(jié)構(gòu)化ASIC設(shè)計(jì)原型的理想平臺(tái)。
Altera表示,EP2S180 FPGA比同級(jí)FPGA多出5%邏輯、50%內(nèi)存、4倍以上DSP資源以及21%以上用戶I/O接腳,將協(xié)助設(shè)計(jì)人員為其下一代采用FPGA的架構(gòu)提升DSP性能、降低總體成本。
完整的Altera DSP開(kāi)發(fā)套件包括DSP開(kāi)發(fā)電路板、Quartus II軟件5.0、新發(fā)布的DSP Builder 5.0、DSP系統(tǒng)參考設(shè)計(jì),以及MathWorks最新MATLAB/Simulink軟件升級(jí)評(píng)估版。Altera DSP Builder使工程師能夠直接從Simulink模型設(shè)計(jì)環(huán)境中產(chǎn)生硬件設(shè)計(jì)。